2.1.3.1.1 Steuerwerk / Leitwerk

[gesichtete Version][gesichtete Version]
K (exitieren in existieren geändert)
Keine Bearbeitungszusammenfassung
Zeile 1: Zeile 1:
==== Definition: Steuerwerk ====
<p>
<p>
{{#index:Steuerwerk|Leitwerk}}
{{#index:Steuerwerk|Leitwerk}}
<loop_area type="definition">'''Definition: Steuerwerk (Leitwerk)'''
<loop_area type="definition">
<p>
<p>
Das '''Steuerwerk''' (oder '''Leitwerk''') ist ein Bestandteil der CPU und für die sequentielle Abarbeitung des im Speicherwerk befindlichen Programms zuständig.
Das '''Steuerwerk''' (oder '''Leitwerk''') ist ein Bestandteil der CPU und für die sequentielle Abarbeitung des im Speicherwerk befindlichen Programms zuständig.
Zeile 16: Zeile 17:
</p>
</p>


<br />
==== Definition: Arbeitsweise des Steuerwerks ====
<p>
<p>
<loop_area type="definition">'''Definition: Arbeitsweise des Steuerwerks'''
<loop_area type="definition">
<p>
<p>
Das Steuerwerk sendet die Adresse des aktuellen Befehls an das Speicherwerk und erhält von diesem als Antwort genau jenen Befehl, der an der übermittelten Adresse innerhalb des Speicherwerks steht. Sobald das Steuerwerk den Befehl erhalten hat, wird dieser ausgeführt.
Das Steuerwerk sendet die Adresse des aktuellen Befehls an das Speicherwerk und erhält von diesem als Antwort genau jenen Befehl, der an der übermittelten Adresse innerhalb des Speicherwerks steht. Sobald das Steuerwerk den Befehl erhalten hat, wird dieser ausgeführt.
Zeile 66: Zeile 69:
</p>
</p>


<br />
==== Definition: (Paralleler) Bus ====
<p>
<p>
{{#index:Bus, Paralleler Bus|Binary Unit System|Paralleler Bus}}
{{#index:Bus, Paralleler Bus|Binary Unit System|Paralleler Bus}}
<loop_area type="definition">'''Definition: Bus (Paralleler Bus)'''
<loop_area type="definition">
<p>
<p>
Ein '''Bus''' ('''Binary Unit System''') dient zur parallelen Übertragung einer Gruppe von Bits.
Ein '''Bus''' ('''Binary Unit System''') dient zur parallelen Übertragung einer Gruppe von Bits.
Zeile 82: Zeile 87:
</p>
</p>


<br />
==== Definition: Busbreite ====
<p>
<p>
{{#index:Busbreite|Breite, Bus}}
{{#index:Busbreite|Breite, Bus}}
<loop_area type="definition">'''Definition: Busbreite'''
<loop_area type="definition">
<p>
<p>
Die Anzahl der parallel übertragbaren Bits auf einem Bus nennt man die '''Breite des Busses''' oder '''Busbreite'''.
Die Anzahl der parallel übertragbaren Bits auf einem Bus nennt man die '''Breite des Busses''' oder '''Busbreite'''.
Zeile 95: Zeile 102:
</p>
</p>


<br />
==== Definition: Schreibender Zugriff auf einen Bus (Senden) ====
<p>
<p>
{{#index:Schreibender Zugriff, Bus|senden, Bus|Bus, schreibender Zugriff|Bus, senden}}
{{#index:Schreibender Zugriff, Bus|senden, Bus|Bus, schreibender Zugriff|Bus, senden}}
<loop_area type="definition">'''Definition: Schreibender Zugriff auf einen Bus (Senden)'''
<loop_area type="definition">
<p>
<p>
Ein '''schreibender Zugriff''' auf einen Bus liegt vor, wenn eine an diesem Bus angeschlossene Komponente eine Gruppe von Bits zur Übertragung auf den Bus gibt. Man spricht dann auch vom '''Senden''' von Informationen über den Bus.
Ein '''schreibender Zugriff''' auf einen Bus liegt vor, wenn eine an diesem Bus angeschlossene Komponente eine Gruppe von Bits zur Übertragung auf den Bus gibt. Man spricht dann auch vom '''Senden''' von Informationen über den Bus.
Zeile 108: Zeile 117:
</p>
</p>


<br />
==== Definition: Lesender Zugriff auf einen Bus (Empfangen) ====
<p>
<p>
{{#index:Lesender Zugriff, Bus|empfangen, Bus|Bus, lesender Zugriff|Bus, empfangen}}
{{#index:Lesender Zugriff, Bus|empfangen, Bus|Bus, lesender Zugriff|Bus, empfangen}}
<loop_area type="definition">'''Definition: Lesender Zugriff auf einen Bus (Empfangen)'''
<loop_area type="definition">
<p>
<p>
Ein '''lesender Zugriff''' auf einen Bus liegt vor, wenn eine an diesem Bus angeschlossene Komponente eine Gruppe von Bits vom Bus entgegennimmt. Man spricht dann auch vom '''Empfangen''' von Informationen über den Bus.
Ein '''lesender Zugriff''' auf einen Bus liegt vor, wenn eine an diesem Bus angeschlossene Komponente eine Gruppe von Bits vom Bus entgegennimmt. Man spricht dann auch vom '''Empfangen''' von Informationen über den Bus.
Zeile 121: Zeile 132:
</p>
</p>


<br />
==== Definition: Kollision auf einem Bus ====
<p>
<p>
{{#index:Kollision, Bus}}
{{#index:Kollision, Bus}}
<loop_area type="definition">'''Definition: Kollision auf einem Bus'''
<loop_area type="definition">
<p>
<p>
Eine '''Kollision''' auf einem Bus liegt vor, falls zur gleichen Zeit mehrere Komponenten schreibend auf den Bus zugreifen.
Eine '''Kollision''' auf einem Bus liegt vor, falls zur gleichen Zeit mehrere Komponenten schreibend auf den Bus zugreifen.
Zeile 134: Zeile 147:
</p>
</p>


<br />
==== Definition: Adressbus ====
<p>
<p>
{{#index:Adressbus|Bus, Adressbus}}
{{#index:Adressbus|Bus, Adressbus}}
<loop_area type="definition">'''Definition: Adressbus'''
<loop_area type="definition">
<p>
<p>
Ein '''Adressbus''' ist ein Bus, bei dem die parallel übertragene Gruppe von Bits als Adresse zu interpretieren ist.
Ein '''Adressbus''' ist ein Bus, bei dem die parallel übertragene Gruppe von Bits als Adresse zu interpretieren ist.
Zeile 143: Zeile 158:
</p>
</p>


<br />
==== Definition: Datenbus ====
<p>
<p>
{{#index:Datenbus|Bus, Datenbus}}
{{#index:Datenbus|Bus, Datenbus}}
<loop_area type="definition">'''Definition: Datenbus'''
<loop_area type="definition">
<p>
<p>
Ein '''Datenbus''' ist ein Bus, bei dem die parallel übertragene Gruppe von Bits als Daten zu interpretieren ist.
Ein '''Datenbus''' ist ein Bus, bei dem die parallel übertragene Gruppe von Bits als Daten zu interpretieren ist.

Version vom 5. November 2013, 15:14 Uhr

Definition: Steuerwerk

{{#index:Steuerwerk|Leitwerk}}

Definition

Das Steuerwerk (oder Leitwerk) ist ein Bestandteil der CPU und für die sequentielle Abarbeitung des im Speicherwerk befindlichen Programms zuständig.

Damit ist sofort ersichtlich, dass eine Verbindung zwischen Steuerwerk und Speicherwerk existieren muss, damit das abzuarbeitende Programm, bzw. dessen einzelnen Anweisungen, vom Speicherwerk in das Steuerwerk übertragen werden können.

Konkret sieht dieser Ablauf so aus:


Definition: Arbeitsweise des Steuerwerks

Definition

Das Steuerwerk sendet die Adresse des aktuellen Befehls an das Speicherwerk und erhält von diesem als Antwort genau jenen Befehl, der an der übermittelten Adresse innerhalb des Speicherwerks steht. Sobald das Steuerwerk den Befehl erhalten hat, wird dieser ausgeführt.

Es ergibt sich damit für die Arbeitsweise des Steuerwerks ein Kreislauf, der immer wieder durchlaufen wird:

Steuerwerk01.jpg

Diese Darstellung ist leicht verständlich, stellt aber auch nur eine erste vereinfachte Sicht auf die Arbeitsweise dar.

Aus der einfachen Sicht der Arbeitsweise des Steuerwerks lassen sich einige Bestandteile der CPU ableiten: {{#index:Befehlszähler|PC, Befehlszähler|Program counter|PC, Program Counter|Befehlsregister|IR, Befehlsregister|Instruction Register|IR, Instruction Register}}

  • Damit die Adresse des aktuellen Befehls vom Steuerwerk verwaltet werden kann, muss es einen Speicherbereich dafür geben. Verwendet wird dazu ein Register, der sogenannte Befehlszähler, engl. Program Counter, kurz: PC.
  • Damit der vom Speicherwerk empfangene Befehl verwaltet werden kann, muss es einen Speicherbereich dafür geben. Verwendet wird dazu ein Register, das sogenannte Befehlsregister, engl. Instruction Register, kurz: IR.
  • Die Adresse des aktuellen Befehls kann über das vorhandene Bus-System an das Speicherwerk gesendet werden. Eine Verbindung der Register PC sowie IR mit dem Bus-System muss daher gegeben sein.

Man erhält ein leicht erweitertes Bild der CPU:

Cpu2.jpg

Das folgende Video geht näher auf das Zusammenspiel von Befehlszähler (PC) und Befehlsregister (IR) mit dem Bus-System ein. Die Fachbegriffe Adressbus und Datenbus werden eingeführt und erläutert.

video

Zu den Erläuterungen im Video folgen hier noch einige Definitionen.


Definition: (Paralleler) Bus

{{#index:Bus, Paralleler Bus|Binary Unit System|Paralleler Bus}}

Definition

Ein Bus (Binary Unit System) dient zur parallelen Übertragung einer Gruppe von Bits.

Hinweis: Es wird hier ausdrücklich ein "paralleler Bus" definiert. Gleichzeitig sei darauf hingewiesen, dass auch "serielle Busse" existieren, die zum jetzigen Zeitpunkt in diesem Modul aber (noch) keine Rolle spielen.

Es können mehrere Komponenten an einem Bus angeschlossen sein, so dass sich Quelle und Ziel der übertragenen Bits benennen lassen.


Definition: Busbreite

{{#index:Busbreite|Breite, Bus}}

Definition

Die Anzahl der parallel übertragbaren Bits auf einem Bus nennt man die Breite des Busses oder Busbreite.

Übliche Busbreiten in Vergangenheit und Gegenwart waren bzw. sind 4, 8, 16, 32 oder 64 Bit.


Definition: Schreibender Zugriff auf einen Bus (Senden)

{{#index:Schreibender Zugriff, Bus|senden, Bus|Bus, schreibender Zugriff|Bus, senden}}

Definition

Ein schreibender Zugriff auf einen Bus liegt vor, wenn eine an diesem Bus angeschlossene Komponente eine Gruppe von Bits zur Übertragung auf den Bus gibt. Man spricht dann auch vom Senden von Informationen über den Bus.

Nur eine einzige am Bus angeschlossene Komponente darf zur Zeit schreibend auf den Bus zugreifen.


Definition: Lesender Zugriff auf einen Bus (Empfangen)

{{#index:Lesender Zugriff, Bus|empfangen, Bus|Bus, lesender Zugriff|Bus, empfangen}}

Definition

Ein lesender Zugriff auf einen Bus liegt vor, wenn eine an diesem Bus angeschlossene Komponente eine Gruppe von Bits vom Bus entgegennimmt. Man spricht dann auch vom Empfangen von Informationen über den Bus.

Es können beliebig viele Komponenten zur gleichen Zeit Informationen über den Bus empfangen.


Definition: Kollision auf einem Bus

{{#index:Kollision, Bus}}

Definition

Eine Kollision auf einem Bus liegt vor, falls zur gleichen Zeit mehrere Komponenten schreibend auf den Bus zugreifen.

Beim Betreiben eines Busses ist also sicher zu stellen, dass immer nur eine Komponente zur Zeit schreibend auf den Bus zugreift. Falls einmal mehr als nur eine Komponente zur gleichen Zeit auf den Bus schreibt, so werden aufgrund der physikalischen Gesetze die übertragenen Bits unbrauchbar, d.h. sie können von den lesenden Komponenten am Bus nicht mehr verlässlich empfangen werden. Die übertragenen Informationen gehen verloren. (Siehe hierzu auch das Video im Abschnitt Von-Neumann-Flaschenhals).


Definition: Adressbus

{{#index:Adressbus|Bus, Adressbus}}

Definition

Ein Adressbus ist ein Bus, bei dem die parallel übertragene Gruppe von Bits als Adresse zu interpretieren ist.


Definition: Datenbus

{{#index:Datenbus|Bus, Datenbus}}

Definition

Ein Datenbus ist ein Bus, bei dem die parallel übertragene Gruppe von Bits als Daten zu interpretieren ist.

Im folgenden Video wird die Arbeitsweise des Steuerwerks etwas detaillierter aufgeschlüsselt und erläutert.

video

Die im Video erarbeitete detailliertere Sicht auf die Arbeitsweise des Steuerwerks sieht damit so aus:

Steuerwerk02.jpg

Und der aktuelle Stand bei der Erläuterung von CPU und insbesondere dem Steuerwerk ist:

Cpu3.jpg



Diese Seite steht unter der Creative Commons Namensnennung 3.0 Unported Lizenz http://i.creativecommons.org/l/by/3.0/80x15.png