[gesichtete Version] | [gesichtete Version] |
Keine Bearbeitungszusammenfassung |
Keine Bearbeitungszusammenfassung |
||
Zeile 7: | Zeile 7: | ||
<p> | <p> | ||
Die folgende Abbildung zeigt weitere definierte Gatter-Typen: | Die folgende Abbildung zeigt weitere definierte Gatter-Typen: | ||
</p> | </p><loop_index>NICHT-Gatter|Gatter, NICHT|NOT-Gate|Gate, NOT</loop_index><loop_index>UND-Gatter|Gatter, UND|AND-Gate|Gate, AND</loop_index><loop_index>NICHT-UND-Gatter|Gatter, NICHT-UND|NAND-Gate|Gate, NAND</loop_index><loop_index>ODER-Gatter|Gatter, ODER|OR-Gate|Gate, OR</loop_index> | ||
<loop_index>NICHT-ODER-Gatter|Gatter, NICHT-ODER|NOR-Gate|Gate, NOR</loop_index><loop_index>EXKLUSIV-ODER-Gatter|Gatter, EXCLUSIV-ODER|XOR-Gate|Gate, XOR</loop_index> | |||
<p> | <p> | ||
<loop_figure title="Unterschiedliche Gatter" description="Symbole gemäß IEEE Standard 91a-1991" copyright="CC-BY" index=true show_copyright=true>[[Datei:Gatter.jpg|650px]]</loop_figure> | <loop_figure title="Unterschiedliche Gatter" description="Symbole gemäß IEEE Standard 91a-1991" copyright="CC-BY" index=true show_copyright=true>[[Datei:Gatter.jpg|650px]]</loop_figure> | ||
Zeile 16: | Zeile 16: | ||
==== Wahrheitstafeln ==== | ==== Wahrheitstafeln ==== | ||
<p> | <p> | ||
Die für die Gatter geltenden Ausgangswerte in Abhängigkeit der Eingangswerte zeigen die folgenden | Die für die Gatter geltenden Ausgangswerte in Abhängigkeit der Eingangswerte zeigen die folgenden <loop_index>Wahrheitstafel</loop_index>Wahrheitstafeln: | ||
</p> | </p> | ||
Im Kapitel Aufbau und Arbeitsweise eines Registers wird der Aufbau und die Arbeitsweise einer einzelnen Speicherzelle eines Registers der CPU erklärt (siehe Video: Arbeitsweise einer Speicherzelle). Dabei kommen u.a. UND-Gatter zum Einsatz.
Die folgende Abbildung zeigt weitere definierte Gatter-Typen:
Die für die Gatter geltenden Ausgangswerte in Abhängigkeit der Eingangswerte zeigen die folgenden Wahrheitstafeln:
Das folgende Video verdeutlich den Zusammenhang des jeweiligen Gatters mit seiner Wahrheitstafel.
Wenn Sie dieses Element öffnen, werden Inhalte von externen Dienstleistern geladen und dadurch Ihre IP-Adresse an diese übertragen.
Zusätzliche Bescheibungen, auch zum internen Aufbau eines einzelnen Gatters, liefert die weiterführende Literatur:
Weiterführende Literatur
Die hier verlinkte Online-Ausgabe eines Lehrtextes der Otto-Friedrich-Universität Bamberg liefert in Kapitel 4: Schaltwerke detailliertere Informationen zum Aufbau eines Registers und seiner Speicherzellen. Die Lektüre dieser Quelle sei unter Beachtung der geltenden Lizenz ausdrücklich empfohlen.
Autoren: Martin Eisenhardt, Andreas Henrich, Stefanie Sieber
Rechner- und Betriebssysteme, Kommunikationssysteme, Verteilte Systeme
http://www.uni-bamberg.de/fileadmin/uni/fakultaeten/wiai_lehrstuehle/medieninformatik/Dateien/Publikationen/2007/eisenhardt-rbkvs-1.0.pdf
Dieses Werk steht unter der Creative Commons BY-NC-ND-Lizenz
http://creativecommons.org/licenses/by-nc-nd/2.0/de/
Diese Seite steht unter der Creative Commons Namensnennung 3.0 Unported Lizenz http://i.creativecommons.org/l/by/3.0/80x15.png