[gesichtete Version] | [gesichtete Version] |
(LOOP2 Upgrade) |
|||
Zeile 5: | Zeile 5: | ||
<p> | <p> | ||
<loop_area type="task"> | <loop_area type="task"> | ||
<loop_task title="Basis- und Limit-Register"> | <loop_task title="Basis- und Limit-Register" id="5fa97844366ee"> | ||
<p> | <p> | ||
Erläutere die Bedeutung von Basis- und Limitregister.<br /> | Erläutere die Bedeutung von Basis- und Limitregister.<br /> | ||
Zeile 19: | Zeile 19: | ||
<p> | <p> | ||
<loop_area type="task"> | <loop_area type="task"> | ||
<loop_task title="Interrupt-Gründe"> | <loop_task title="Interrupt-Gründe" id="5fa97844366f7"> | ||
<p> | <p> | ||
Nenne drei Gründe für die Auslösung eines Interrupts. | Nenne drei Gründe für die Auslösung eines Interrupts. | ||
Zeile 31: | Zeile 31: | ||
<p> | <p> | ||
<loop_area type="task"> | <loop_area type="task"> | ||
<loop_task title="DMA"> | <loop_task title="DMA" id="5fa97844366ff"> | ||
<p> | <p> | ||
Wofür steht die Abkürzung DMA (im Kontext der Computerarchitektur)? | Wofür steht die Abkürzung DMA (im Kontext der Computerarchitektur)? | ||
Zeile 44: | Zeile 44: | ||
<p> | <p> | ||
<loop_area type="task"> | <loop_area type="task"> | ||
<loop_task title="Infos für den DMA-Controller"> | <loop_task title="Infos für den DMA-Controller" id="5fa9784436705"> | ||
<p> | <p> | ||
Mit welchen Informationen muss ein DMA-Controller versorgt werden, damit er seine Tätigkeit aufnehmen, und die CPU entlasten kann? | Mit welchen Informationen muss ein DMA-Controller versorgt werden, damit er seine Tätigkeit aufnehmen, und die CPU entlasten kann? | ||
Zeile 56: | Zeile 56: | ||
<p> | <p> | ||
<loop_area type="task"> | <loop_area type="task"> | ||
<loop_task title="DMA und Interrupts"> | <loop_task title="DMA und Interrupts" id="5fa9784436717"> | ||
<p> | <p> | ||
Erläutere den grundlegenden Unterschied in Bezug auf Interrupts, der bei einem Datentransfer mit oder ohne Beteiligung eines DMA-Controllers gegeben ist. | Erläutere den grundlegenden Unterschied in Bezug auf Interrupts, der bei einem Datentransfer mit oder ohne Beteiligung eines DMA-Controllers gegeben ist. | ||
Zeile 68: | Zeile 68: | ||
<p> | <p> | ||
<loop_area type="task"> | <loop_area type="task"> | ||
<loop_task title="MMU"> | <loop_task title="MMU" id="5fa978443671d"> | ||
<p> | <p> | ||
Wofür steht die Abkürzung MMU (im Kontext der Computerarchitektur)? | Wofür steht die Abkürzung MMU (im Kontext der Computerarchitektur)? | ||
Zeile 81: | Zeile 81: | ||
<p> | <p> | ||
<loop_area type="task"> | <loop_area type="task"> | ||
<loop_task title="Aufgabe der MMU"> | <loop_task title="Aufgabe der MMU" id="5fa9784436723"> | ||
<p> | <p> | ||
Erläutere die grundlegende Aufgabe der MMU. | Erläutere die grundlegende Aufgabe der MMU. | ||
Zeile 94: | Zeile 94: | ||
<p> | <p> | ||
<loop_area type="task"> | <loop_area type="task"> | ||
<loop_task title="Virtuelle Größen"> | <loop_task title="Virtuelle Größen" id="5fa9784436729"> | ||
<p> | <p> | ||
Betrachte einen Computer mt 2 [[GiB,_MiB,_KiB_im_Vergleich_zu_GB,_MB,_KB|GiB]] physikalischen Speicher (RAM). Jeder gestartete Prozess besitze 4 [[GiB,_MiB,_KiB_im_Vergleich_zu_GB,_MB,_KB|GiB]] virtuellen Speicher. Die typische Größe einer einzelnen virtuellen Seite bei Verwendung der virtuellen Speicherverwaltung betrage 4 KiB. | Betrachte einen Computer mt 2 [[GiB,_MiB,_KiB_im_Vergleich_zu_GB,_MB,_KB|GiB]] physikalischen Speicher (RAM). Jeder gestartete Prozess besitze 4 [[GiB,_MiB,_KiB_im_Vergleich_zu_GB,_MB,_KB|GiB]] virtuellen Speicher. Die typische Größe einer einzelnen virtuellen Seite bei Verwendung der virtuellen Speicherverwaltung betrage 4 KiB. | ||
Zeile 125: | Zeile 125: | ||
<p> | <p> | ||
<loop_area type="task"> | <loop_area type="task"> | ||
<loop_task title="North- und Southbridge"> | <loop_task title="North- und Southbridge" id="5fa978443672e"> | ||
<p> | <p> | ||
Welcher Unterschied besteht bei Northbridge und Southbridge im Hinblick auf Geschwindigkeit bei der Verbindung mit Rechnerkomponenten? | Welcher Unterschied besteht bei Northbridge und Southbridge im Hinblick auf Geschwindigkeit bei der Verbindung mit Rechnerkomponenten? |
Erläutere die Bedeutung von Basis- und Limitregister.
Wie ist der im Basis- bzw. Limi-Register gespeicherte Wert zu interpretieren?
Welche Aufgabe/Aufgaben erfüllt das jeweilige Register?
Nenne drei Gründe für die Auslösung eines Interrupts.
Wofür steht die Abkürzung DMA (im Kontext der Computerarchitektur)?
Mit welchen Informationen muss ein DMA-Controller versorgt werden, damit er seine Tätigkeit aufnehmen, und die CPU entlasten kann?
Erläutere den grundlegenden Unterschied in Bezug auf Interrupts, der bei einem Datentransfer mit oder ohne Beteiligung eines DMA-Controllers gegeben ist.
Wofür steht die Abkürzung MMU (im Kontext der Computerarchitektur)?
Erläutere die grundlegende Aufgabe der MMU.
Betrachte einen Computer mt 2 GiB physikalischen Speicher (RAM). Jeder gestartete Prozess besitze 4 GiB virtuellen Speicher. Die typische Größe einer einzelnen virtuellen Seite bei Verwendung der virtuellen Speicherverwaltung betrage 4 KiB.
Gib jeweils kurz den Rechenweg mit an!
Welcher Unterschied besteht bei Northbridge und Southbridge im Hinblick auf Geschwindigkeit bei der Verbindung mit Rechnerkomponenten?
Diese Seite steht unter der Creative Commons Namensnennung 3.0 Unported Lizenz http://i.creativecommons.org/l/by/3.0/80x15.png