2.1.3.2 Speicherwerk

[gesichtete Version][gesichtete Version]
Keine Bearbeitungszusammenfassung
Keine Bearbeitungszusammenfassung
Zeile 1: Zeile 1:
<loop_area type="definition">'''Definition: Speicherwerk'''<br />
<p>
Das Speicherwerk ist in eine endliche Anzahl gleichgroßer (aber verhältnismäßig kleiner) Speicherzellen unterteilt. Jede Zelle verfügt dabei über eine eindeutige Adresse. Alle Adressen sind fortlaufend, beginnend bei Null (0, 1, 2, 3, ...).</loop_area>
<loop_area type="definition">'''Definition: Speicherwerk'''
<p>
Das Speicherwerk ist in eine endliche Anzahl gleichgroßer (aber verhältnismäßig kleiner) Speicherzellen unterteilt. Jede Zelle verfügt dabei über eine eindeutige Adresse. Alle Adressen sind fortlaufend, beginnend bei Null (0, 1, 2, 3, ...).
</p>
</loop_area>
</p>
 
<p>
Das Speicherwerk gehört zu den sogenannten "flüchtigen Speichern". Es kann nur Informationen speichern, solange es mit Strom versorgt wird, also bei eingeschaltetem Rechner. Sobald der Rechner ausgeschaltet wird, gehen alle im Speicherwerk abgelegten Informationen unwiederbringlich verloren.
Das Speicherwerk gehört zu den sogenannten "flüchtigen Speichern". Es kann nur Informationen speichern, solange es mit Strom versorgt wird, also bei eingeschaltetem Rechner. Sobald der Rechner ausgeschaltet wird, gehen alle im Speicherwerk abgelegten Informationen unwiederbringlich verloren.
<loop_area type="definition">'''Definition: Arbeitsweise des Speicherwerks'''<br />Das Speicherwerk kann den Wert einer adressierten Speicherstelle auslesen und zur Verfügung stellen, oder andersherum einen zur Verfügung gestellten Wert in einer adressierten Speicherstelle ablegen.</loop_area>
</p>
 
<p>
<loop_area type="definition">'''Definition: Arbeitsweise des Speicherwerks'''
<p>
Das Speicherwerk kann den Wert einer adressierten Speicherstelle auslesen und zur Verfügung stellen, oder andersherum einen zur Verfügung gestellten Wert in einer adressierten Speicherstelle ablegen.
</p>
</loop_area>
</p>
 
<p>
Diese Definition der Arbeitsweise ist an einer Stelle noch etwas ungenau. Woher weiß das Speicherwerk, ob es die adressierte Zelle auslesen oder überschreiben soll? Das folgende Video geht näher darauf ein.
Diese Definition der Arbeitsweise ist an einer Stelle noch etwas ungenau. Woher weiß das Speicherwerk, ob es die adressierte Zelle auslesen oder überschreiben soll? Das folgende Video geht näher darauf ein.
<p><loop_media type="video" title="Arbeitsweise des Speicherwerks (02:06)" description="http://youtu.be/pefqk2C7wgw" copyright="CC-BY" index=true show_copyright=true>{{#ev:youtube|pefqk2C7wgw}}</loop_media></p>
</p>
<loop_area type="task">'''Aufgabe 1'''<br />Zu Beginn des Videos empfängt das Speicherwerk über den Adressbus die Adresse "00000011". Warum wird damit Speicherzelle 3 angesprochen?<br /><br />
 
<small>(Entschuldigung! Diese Frage ist für Studierende im ersten Semester bestimmt. Falls Du bereits in einem höheren Semester bist, ist sie natürlich viel zu leicht.) ;-)</small></loop_area>
<p>
<loop_media type="video" title="Arbeitsweise des Speicherwerks (02:06)" description="http://youtu.be/pefqk2C7wgw" copyright="CC-BY" index=true show_copyright=true>{{#ev:youtube|pefqk2C7wgw}}</loop_media>
</p>
 
<p>
<loop_area type="task">'''Aufgabe 1'''
<p>
Zu Beginn des Videos empfängt das Speicherwerk über den Adressbus die Adresse "00000011". Warum wird damit Speicherzelle 3 angesprochen?
</p>
<p>
<small>(Entschuldigung! Diese Frage ist für Studierende im ersten Semester bestimmt. Falls Du bereits in einem höheren Semester bist, ist sie natürlich viel zu leicht.) ;-)</small>
</p>
</loop_area>
</p>
 
<p>
Aus dem Video folgt hier noch eine Definition.
Aus dem Video folgt hier noch eine Definition.
<loop_area type="definition">'''Definition: Steuerbus'''<br />Ein Steuerbus ist ein Bus, bei dem die parallel übertragene Gruppe von Bits als Steuerinformation zu interpretieren ist.
</p>
 
<p>
<loop_area type="definition">'''Definition: Steuerbus'''
<p>
Ein Steuerbus ist ein Bus, bei dem die parallel übertragene Gruppe von Bits als Steuerinformation zu interpretieren ist.
</p>
</loop_area>
</loop_area>
</p>
<p>
Die Breite des Steuerbusses kann sich deutlich von der Breite des Adress- oder Datenbusses unterscheiden. In der Regel ist die Breits des Steuerbusses geringer.
Die Breite des Steuerbusses kann sich deutlich von der Breite des Adress- oder Datenbusses unterscheiden. In der Regel ist die Breits des Steuerbusses geringer.
</p>


<p>
Das im Video erläuterte Speicherwerk mit dem erweiterten Bus-System zeigt die folgende Abbildung:
Das im Video erläuterte Speicherwerk mit dem erweiterten Bus-System zeigt die folgende Abbildung:
<p><loop_figure title="Speicherwerk mit Bus-System" description="" copyright="CC-BY" index=true show_copyright=true>[[Datei:Speicherwerk.jpg|700px]]</loop_figure></p>
</p>
<loop_area type="task">'''Aufgabe 2'''<br />Im Bild oben siehst du das Speicherwerk mit seinen von 0 bis n nummerierten Speicherzellen. Diese Nummerierung ist angegeben in '''dezimalen''' Zahlen, das Speicherwerk verarbeitet aber in der Realität nur '''binär''' angegebene Adressen. Ändere deshalb die Nummierierung der einzelnen Speicherzellen in eine binäre Schreibweise ab!<br />Interessant ist, welche binäre Adresse du der Speicherzelle '''n''' gibst. Entscheide dich für eine konkrete binäre Adresse und erläutere deine Entscheidung in deiner Lerngruppe! (Es gibt für Speicherzelle n nicht ''"die eine richtige"'' binäre Adresse. Es kommt aber darauf an, eine sinnvolle und nachvollziehbare Begründung für die getroffene Entscheidung zu geben.)
 
<p><loop_figure title="Abbildung zu Aufgabe 2" description="" copyright="CC-BY" index=true show_copyright=true>[[Datei:Speicherwerk2.jpg]]</loop_figure></p>
<p>
<loop_figure title="Speicherwerk mit Bus-System" description="" copyright="CC-BY" index=true show_copyright=true>[[Datei:Speicherwerk.jpg|700px]]</loop_figure>
</p>
 
<p>
<loop_area type="task">'''Aufgabe 2'''
<p>
Im Bild oben siehst du das Speicherwerk mit seinen von 0 bis n nummerierten Speicherzellen. Diese Nummerierung ist angegeben in '''dezimalen''' Zahlen, das Speicherwerk verarbeitet aber in der Realität nur '''binär''' angegebene Adressen. Ändere deshalb die Nummierierung der einzelnen Speicherzellen in eine binäre Schreibweise ab!
</p>
 
<p>
Interessant ist, welche binäre Adresse du der Speicherzelle '''n''' gibst. Entscheide dich für eine konkrete binäre Adresse und erläutere deine Entscheidung in deiner Lerngruppe! (Es gibt für Speicherzelle n nicht ''"die eine richtige"'' binäre Adresse. Es kommt aber darauf an, eine sinnvolle und nachvollziehbare Begründung für die getroffene Entscheidung zu geben.)
</p>
 
<p>
<loop_figure title="Abbildung zu Aufgabe 2" description="" copyright="CC-BY" index=true show_copyright=true>[[Datei:Speicherwerk2.jpg]]</loop_figure></p>
</loop_area>
</loop_area>
Um die Zusammenarbeit zwischen dem Speicherwerk und der CPU bzw. dem Steuerwerk zu vereinfachen, werden auf der CPU oftmals spezielle Register verwendet, welche ausschließlich für die Kommunikation mit dem Speicherwerk zuständig sind. Dies sind das '''Speicheradressregister''' ('''Memory Adress Register''', kurz '''MAR'''), sowie das '''Speicherdatenregister''' ('''Memory Data Register''', kurz '''MDR''').<br />
</p>
<br />Im MAR legt das Steuerwerk jeweils die Adresse ab, welche im Speicherwerk angesprochen werden soll. Bei einem Lesezugriff auf die Speicherzelle wird der vom Speicherwerk über den Datenbus bereitgestellte Wert im MDR abgelegt, und kann von hier aus weiter verarbeitet werden. Bei einem Schreibzugriff muss sich im MDR der zu schreibende Wert befinden, so dass er über den Datenbus an das Speicherwerk übermittelt werden kann.<br /><br />
 
<loop_area type="task">'''Aufgabe 3'''<br />Betrachte die Situation, in der die momentan im PC (Befehlszähler) gespeicherte Adresse an das Speicherwerk übermittelt wird, um so den nächsten Befehl aus der adressierten Speicherzelle in das IR (Befehlsregister) zu kopieren.
<p>
Um die Zusammenarbeit zwischen dem Speicherwerk und der CPU bzw. dem Steuerwerk zu vereinfachen, werden auf der CPU oftmals spezielle Register verwendet, welche ausschließlich für die Kommunikation mit dem Speicherwerk zuständig sind. Dies sind das '''Speicheradressregister''' ('''Memory Adress Register''', kurz '''MAR'''), sowie das '''Speicherdatenregister''' ('''Memory Data Register''', kurz '''MDR''').
</p>
 
<p>
Im MAR legt das Steuerwerk jeweils die Adresse ab, welche im Speicherwerk angesprochen werden soll. Bei einem Lesezugriff auf die Speicherzelle wird der vom Speicherwerk über den Datenbus bereitgestellte Wert im MDR abgelegt, und kann von hier aus weiter verarbeitet werden. Bei einem Schreibzugriff muss sich im MDR der zu schreibende Wert befinden, so dass er über den Datenbus an das Speicherwerk übermittelt werden kann.
</p>
 
<p>
<loop_area type="task">'''Aufgabe 3'''
<p>
Betrachte die Situation, in der die momentan im PC (Befehlszähler) gespeicherte Adresse an das Speicherwerk übermittelt wird, um so den nächsten Befehl aus der adressierten Speicherzelle in das IR (Befehlsregister) zu kopieren.
* Welches Signal wird am Steuerbus angelegt?
* Welches Signal wird am Steuerbus angelegt?
* Welchem Weg nehmen die jeweiligen Daten, wenn zur direkten Kommunikation zwischen CPU und Speicherwerk nur MAR und MDR eingesetzt werden dürfen? Erläutere deinen Weg in deiner Lerngruppe!
* Welchem Weg nehmen die jeweiligen Daten, wenn zur direkten Kommunikation zwischen CPU und Speicherwerk nur MAR und MDR eingesetzt werden dürfen? Erläutere deinen Weg in deiner Lerngruppe!
<p><loop_figure title="Abbildung zu Aufgabe 3" description="" copyright="CC-BY" index=true show_copyright=true>[[Datei:Cpu8-speicher.jpg|650px]]</loop_figure></p>
</p>
 
<p>
<loop_figure title="Abbildung zu Aufgabe 3" description="" copyright="CC-BY" index=true show_copyright=true>[[Datei:Cpu8-speicher.jpg|650px]]</loop_figure></p>
</loop_area>
</loop_area>
<loop_area type="notice">'''Hinweis zur Schreibweise ''GiB'', ''MiB'' und ''KiB'' in der folgenden Aufgabe:'''<br />Die [http://www.ptb.de/ Physikalisch-Technische Bundesanstalt] hat durch [http://www.ptb.de/cms/fileadmin/internet/publikationen/mitteilungen/2007/PTB-Mitteilungen_2007_Heft_2.pdf Mitteilung in Heft 2 aus Juni 2007 (Seite 164)] die internationale Norm IEC 60027-2 (2005, 3. Auflage) umgesetzt, nach der mit den folgenden Abkürzungen versehene Angaben jeweils auf 2er-Potenzen basieren:<br />4 '''GiB (Gibibyte)'''<br />'''=''' 4 * 1024 '''=''' 4 * 2<sup>10</sup> '''MiB (Mebibyte)'''<br />'''=''' 4 * 1024 * 1024 '''=''' 4 * 2<sup>10</sup> * 2<sup>10</sup> '''KiB (Kibibyte)'''<br />'''=''' 4 * 1024 * 1024 * 1024 '''=''' 4 * 2<sup>10</sup> * 2<sup>10</sup> * 2<sup>10</sup> '''Byte'''<br />'''=''' 4 * 1024 * 1024 * 1024 * 8 '''=''' 4 * 2<sup>10</sup> * 2<sup>10</sup> * 2<sup>10</sup> * 8 '''Bit'''
</p>
 
<p>
<loop_area type="notice">'''Hinweis zur Schreibweise ''GiB'', ''MiB'' und ''KiB'' in der folgenden Aufgabe:'''
<p>
Die [http://www.ptb.de/ Physikalisch-Technische Bundesanstalt] hat durch [http://www.ptb.de/cms/fileadmin/internet/publikationen/mitteilungen/2007/PTB-Mitteilungen_2007_Heft_2.pdf Mitteilung in Heft 2 aus Juni 2007 (Seite 164)] die internationale Norm IEC 60027-2 (2005, 3. Auflage) umgesetzt, nach der mit den folgenden Abkürzungen versehene Angaben jeweils auf 2er-Potenzen basieren:
</p>
<p>
4 '''GiB (Gibibyte)'''<br />'''=''' 4 * 1024 '''=''' 4 * 2<sup>10</sup> '''MiB (Mebibyte)'''<br />'''=''' 4 * 1024 * 1024 '''=''' 4 * 2<sup>10</sup> * 2<sup>10</sup> '''KiB (Kibibyte)'''<br />'''=''' 4 * 1024 * 1024 * 1024 '''=''' 4 * 2<sup>10</sup> * 2<sup>10</sup> * 2<sup>10</sup> '''Byte'''<br />'''=''' 4 * 1024 * 1024 * 1024 * 8 '''=''' 4 * 2<sup>10</sup> * 2<sup>10</sup> * 2<sup>10</sup> * 8 '''Bit'''
</p>
</loop_area>
</loop_area>
<loop_area type="task">'''Aufgabe 4'''<br />In der Vergangenheit war immer wieder folgender Satz zu hören: ''"Ein 32-Bit-Betriebssystem kann maximal 4 GiB Arbeitsspeicher (RAM) verwalten"''. Gehen wir für unser Speicherwerk davon aus, dass der Adressbus eine Breite von 32 Bit besitzt. Damit können dann auch maximal 4 GiB im Speicherwerk angesprochen werden.
</p>
 
<p>
<loop_area type="task">'''Aufgabe 4'''
<p>
In der Vergangenheit war immer wieder folgender Satz zu hören: ''"Ein 32-Bit-Betriebssystem kann maximal 4 GiB Arbeitsspeicher (RAM) verwalten"''. Gehen wir für unser Speicherwerk davon aus, dass der Adressbus eine Breite von 32 Bit besitzt. Damit können dann auch maximal 4 GiB im Speicherwerk angesprochen werden.
* Wie viele Adressen können mit 32 Bit unterschieden werden? (Das Ergebnis gibt dann gleichzeitig die Anzahl der Speicherzellen im Speicherwerk an.)
* Wie viele Adressen können mit 32 Bit unterschieden werden? (Das Ergebnis gibt dann gleichzeitig die Anzahl der Speicherzellen im Speicherwerk an.)
* Wie viele Bit besitzt eine einzige Speicherzelle unter Berücksichtigung der 4 GiB Gesamtspeichermenge und dem Hinweis oben zur Bedeutung von ''"GiB"''?
* Wie viele Bit besitzt eine einzige Speicherzelle unter Berücksichtigung der 4 GiB Gesamtspeichermenge und dem Hinweis oben zur Bedeutung von ''"GiB"''?
* Gehen wir weiter davon aus, dass der Datenbus ebenfalls 32 Bit breit ist.<br />Beim Eintreffen einer Adresse über den Adressbus am Speicherwerk und dem Befehl "Lesen" auf dem Steuerbus wird das Speicherwerk über den Datenbus genau 32 Bit zurücksenden. Der Speicher kann dann in einer Skizze mit Zellen gezeichnet werden, die jeweils eine Breite von 32 Bit besitzen.<br />Wie lautet die korrekte Adressierung dieser 32 Bit breiten Zellen? (Gib die Adressierung sowohl in dezimaler, als auch in binärer Schreibweise an!)
* Gehen wir weiter davon aus, dass der Datenbus ebenfalls 32 Bit breit ist.<br />Beim Eintreffen einer Adresse über den Adressbus am Speicherwerk und dem Befehl "Lesen" auf dem Steuerbus wird das Speicherwerk über den Datenbus genau 32 Bit zurücksenden. Der Speicher kann dann in einer Skizze mit Zellen gezeichnet werden, die jeweils eine Breite von 32 Bit besitzen.<br />Wie lautet die korrekte Adressierung dieser 32 Bit breiten Zellen? (Gib die Adressierung sowohl in dezimaler, als auch in binärer Schreibweise an!)
<p><loop_figure title="Abbildung zu Aufgabe 4" description="" copyright="CC-BY" index=true show_copyright=true>[[Datei:Speicher32bit.jpg]]</loop_figure></p>
</p>
 
<p>
<loop_figure title="Abbildung zu Aufgabe 4" description="" copyright="CC-BY" index=true show_copyright=true>[[Datei:Speicher32bit.jpg]]</loop_figure>
</p>
<p>
* Wenn eine Speicherzelle in der Abbildung eine Breite von 32 Bit besitzt, warum wird oben im Bild nur bis 31 gezählt?
* Wenn eine Speicherzelle in der Abbildung eine Breite von 32 Bit besitzt, warum wird oben im Bild nur bis 31 gezählt?
</p>
</loop_area>
</loop_area>
</p>
<br />
<br />
<hr />
<hr />
<sub>Diese Seite steht unter der [http://creativecommons.org/licenses/by/3.0/deed.de Creative Commons Namensnennung 3.0 Unported Lizenz] [http://creativecommons.org/licenses/by/3.0/deed.de http://i.creativecommons.org/l/by/3.0/80x15.png]
<sub>Diese Seite steht unter der [http://creativecommons.org/licenses/by/3.0/deed.de Creative Commons Namensnennung 3.0 Unported Lizenz] [http://creativecommons.org/licenses/by/3.0/deed.de http://i.creativecommons.org/l/by/3.0/80x15.png]
</sub>
</sub>

Version vom 20. September 2013, 23:25 Uhr

Definition

Definition: Speicherwerk

Das Speicherwerk ist in eine endliche Anzahl gleichgroßer (aber verhältnismäßig kleiner) Speicherzellen unterteilt. Jede Zelle verfügt dabei über eine eindeutige Adresse. Alle Adressen sind fortlaufend, beginnend bei Null (0, 1, 2, 3, ...).

Das Speicherwerk gehört zu den sogenannten "flüchtigen Speichern". Es kann nur Informationen speichern, solange es mit Strom versorgt wird, also bei eingeschaltetem Rechner. Sobald der Rechner ausgeschaltet wird, gehen alle im Speicherwerk abgelegten Informationen unwiederbringlich verloren.

Definition

Definition: Arbeitsweise des Speicherwerks

Das Speicherwerk kann den Wert einer adressierten Speicherstelle auslesen und zur Verfügung stellen, oder andersherum einen zur Verfügung gestellten Wert in einer adressierten Speicherstelle ablegen.

Diese Definition der Arbeitsweise ist an einer Stelle noch etwas ungenau. Woher weiß das Speicherwerk, ob es die adressierte Zelle auslesen oder überschreiben soll? Das folgende Video geht näher darauf ein.

Aufgabe

Aufgabe 1

Zu Beginn des Videos empfängt das Speicherwerk über den Adressbus die Adresse "00000011". Warum wird damit Speicherzelle 3 angesprochen?

(Entschuldigung! Diese Frage ist für Studierende im ersten Semester bestimmt. Falls Du bereits in einem höheren Semester bist, ist sie natürlich viel zu leicht.) ;-)

Aus dem Video folgt hier noch eine Definition.

Definition

Definition: Steuerbus

Ein Steuerbus ist ein Bus, bei dem die parallel übertragene Gruppe von Bits als Steuerinformation zu interpretieren ist.

Die Breite des Steuerbusses kann sich deutlich von der Breite des Adress- oder Datenbusses unterscheiden. In der Regel ist die Breits des Steuerbusses geringer.

Das im Video erläuterte Speicherwerk mit dem erweiterten Bus-System zeigt die folgende Abbildung:

Speicherwerk.jpg

Aufgabe

Aufgabe 2

Im Bild oben siehst du das Speicherwerk mit seinen von 0 bis n nummerierten Speicherzellen. Diese Nummerierung ist angegeben in dezimalen Zahlen, das Speicherwerk verarbeitet aber in der Realität nur binär angegebene Adressen. Ändere deshalb die Nummierierung der einzelnen Speicherzellen in eine binäre Schreibweise ab!

Interessant ist, welche binäre Adresse du der Speicherzelle n gibst. Entscheide dich für eine konkrete binäre Adresse und erläutere deine Entscheidung in deiner Lerngruppe! (Es gibt für Speicherzelle n nicht "die eine richtige" binäre Adresse. Es kommt aber darauf an, eine sinnvolle und nachvollziehbare Begründung für die getroffene Entscheidung zu geben.)

Speicherwerk2.jpg

Um die Zusammenarbeit zwischen dem Speicherwerk und der CPU bzw. dem Steuerwerk zu vereinfachen, werden auf der CPU oftmals spezielle Register verwendet, welche ausschließlich für die Kommunikation mit dem Speicherwerk zuständig sind. Dies sind das Speicheradressregister (Memory Adress Register, kurz MAR), sowie das Speicherdatenregister (Memory Data Register, kurz MDR).

Im MAR legt das Steuerwerk jeweils die Adresse ab, welche im Speicherwerk angesprochen werden soll. Bei einem Lesezugriff auf die Speicherzelle wird der vom Speicherwerk über den Datenbus bereitgestellte Wert im MDR abgelegt, und kann von hier aus weiter verarbeitet werden. Bei einem Schreibzugriff muss sich im MDR der zu schreibende Wert befinden, so dass er über den Datenbus an das Speicherwerk übermittelt werden kann.

Aufgabe

Aufgabe 3

Betrachte die Situation, in der die momentan im PC (Befehlszähler) gespeicherte Adresse an das Speicherwerk übermittelt wird, um so den nächsten Befehl aus der adressierten Speicherzelle in das IR (Befehlsregister) zu kopieren.

  • Welches Signal wird am Steuerbus angelegt?
  • Welchem Weg nehmen die jeweiligen Daten, wenn zur direkten Kommunikation zwischen CPU und Speicherwerk nur MAR und MDR eingesetzt werden dürfen? Erläutere deinen Weg in deiner Lerngruppe!

Cpu8-speicher.jpg

Hinweis

Hinweis zur Schreibweise GiB, MiB und KiB in der folgenden Aufgabe:

Die Physikalisch-Technische Bundesanstalt hat durch Mitteilung in Heft 2 aus Juni 2007 (Seite 164) die internationale Norm IEC 60027-2 (2005, 3. Auflage) umgesetzt, nach der mit den folgenden Abkürzungen versehene Angaben jeweils auf 2er-Potenzen basieren:

4 GiB (Gibibyte)
= 4 * 1024 = 4 * 210 MiB (Mebibyte)
= 4 * 1024 * 1024 = 4 * 210 * 210 KiB (Kibibyte)
= 4 * 1024 * 1024 * 1024 = 4 * 210 * 210 * 210 Byte
= 4 * 1024 * 1024 * 1024 * 8 = 4 * 210 * 210 * 210 * 8 Bit

Aufgabe

Aufgabe 4

In der Vergangenheit war immer wieder folgender Satz zu hören: "Ein 32-Bit-Betriebssystem kann maximal 4 GiB Arbeitsspeicher (RAM) verwalten". Gehen wir für unser Speicherwerk davon aus, dass der Adressbus eine Breite von 32 Bit besitzt. Damit können dann auch maximal 4 GiB im Speicherwerk angesprochen werden.

  • Wie viele Adressen können mit 32 Bit unterschieden werden? (Das Ergebnis gibt dann gleichzeitig die Anzahl der Speicherzellen im Speicherwerk an.)
  • Wie viele Bit besitzt eine einzige Speicherzelle unter Berücksichtigung der 4 GiB Gesamtspeichermenge und dem Hinweis oben zur Bedeutung von "GiB"?
  • Gehen wir weiter davon aus, dass der Datenbus ebenfalls 32 Bit breit ist.
    Beim Eintreffen einer Adresse über den Adressbus am Speicherwerk und dem Befehl "Lesen" auf dem Steuerbus wird das Speicherwerk über den Datenbus genau 32 Bit zurücksenden. Der Speicher kann dann in einer Skizze mit Zellen gezeichnet werden, die jeweils eine Breite von 32 Bit besitzen.
    Wie lautet die korrekte Adressierung dieser 32 Bit breiten Zellen? (Gib die Adressierung sowohl in dezimaler, als auch in binärer Schreibweise an!)

Speicher32bit.jpg

  • Wenn eine Speicherzelle in der Abbildung eine Breite von 32 Bit besitzt, warum wird oben im Bild nur bis 31 gezählt?



Diese Seite steht unter der Creative Commons Namensnennung 3.0 Unported Lizenz http://i.creativecommons.org/l/by/3.0/80x15.png